Temporizările (RAM)

În acest termen, există alte utilizări, vezi. Latența și CAS

Latency (inclusiv engleza CAS Latency, CL; .. calendarul Zhargy) - întârziere la organizarea paginată de semnal dinamic RAM, în special, SDRAM. Aceste întârzieri sunt, de asemenea, menționate pentru temporizările scurte și înregistrate ca trei numere, în ordinea: CAS Latency. RAS CAS Delay și RAS Precharge de timp. De la ei depinde în mare măsură de capacitatea site-ului „-Memorie CPU“ și întârzie datele citite din memorie și, în consecință, performanța sistemului.

Măsura Timing - anvelope ciclu [care? ] Memorie. Astfel, fiecare cifră în formula 2-2-2 mijloace pentru procesarea întârzierea semnalului, măsurată în cicluri ale magistralei de memorie. Dacă specificați doar o cifră (de exemplu, Cl2), se înțelege doar prima opțiune, adică, CAS Latency.

Uneori formula memorie temporizări poate consta din patru cifre, de exemplu 2-2-2-6. Ultimul parametru este numit «DRAM ciclu Timp Tras / Trc» și descrie performanța întregului cip de memorie. Ea determină raportul dintre intervalul în care linia este deschisă pentru transferul de date (TRAS - RAS Timp activ), perioada în care se încheie un ciclu de descoperire și numărul de reînnoire completă (TRC - Ciclu de rând), numit, de asemenea, un ciclu de bancă (Banca ciclu de timp ).

Din punct de vedere al utilizatorului, informații despre temporizările vă permite să estimați performanța de RAM, înainte de achiziționarea sa. Temporizarea de memorie DDR generație (DDR. DDR2. DDR3) atașat o mare importanță, deoarece cache-ul procesorului a fost relativ mic, iar programul este adesea accesat de memorie. DDR3 generație de temporizări de memorie acordat mai puțină atenție, deoarece procesoarele moderne (cum ar fi AMD Bulldozer. Trinity si Intel Core i5, i7) au relativ mari, L2-cache-uri și cu condiția imens L3-cache, care permite aceste procesoare sunt mult mai puțin probabil să acceseze memoria și, în unele cazuri, programul și datele se pot potrivi de fapt, în cache-ul procesorului (a se vedea. Ierarhie de memorie).

Rând Adresa la coloana Adresă Delay

Numărul de cicluri între linie și deschiderea de acces la coloanele din ea. Timpul necesar pentru citirea primul bit al memoriei fără rând activă - TRCD + CL.

Rând Precharge Timp

Numărul de cicluri de ceas între comandă pentru pre-încărcare bancar (linia de închidere) și deschiderea liniei următoare. Timpul necesar pentru citirea primul bit al memoriei este activat atunci când un rând diferit - TRP + TRCD + CL.

Rând Active Time

Numărul de cicluri între comanda pentru a deschide comanda băncii și preîncărcare. Timp pentru a actualiza rândul. Suprapusă pe TRCD. De obicei, aproximativ egală cu suma celor trei numere anterioare.

Comentarii:
  • RAS. Rând Adresa Strobe
  • CAS. Coloana Adresa Strobe
  • TWR. Scrie un timp de recuperare, timpul scurs între ultima echipă pentru a scrie și preîncărcarea. Tipic TRAS = TRCD + TWR.
  • TRC. Rând ciclu de timp. TRC = TRAS + TRP.

CAS-latenta

module de memorie SDR SDRAM poate avea o latenta CAS de 1, 2 sau 3 cicluri. Modulele DDR SDRAM poate avea latenta CAS, egală cu 2 sau 2,5.

Modulele de memorie este denumită CAS sau CL. Marcarea CAS2. CAS-2. CAS = 2. CL2. CL-2 și CL = 2 este o valoare de întârziere egală cu 2.

date exemplificative CAS-latenta de memorie

date exemplificative CAS-latenta de memorie